DK-DEV-5SGSMD5N

Altera
989-DK-DEV-5SGSMD5N
DK-DEV-5SGSMD5N

Fabricante.:

Descrição:
Ferramentas de desenvolvimento de lógica programável IC FPGA Development Kit For 5SGSMD5K2

Vida Útil:
Fim da Vida:
Programado para obsolescência e será descontinuado pelo fabricante.

Em estoque: 2

Estoque:
2 Pode ser enviado imediatamente
Tempo de entrega da fábrica:
2 semanas Tempo estimado de produção de fábrica para quantidades acima do indicado.
Mínimo: 1   Vários: 1
Preço unitário:
$-.--
Ext. Preço:
$-.--
Est. Tarifa:

Preços (USD)

Qtde Preço unitário
Ext. Preço
$6,994.68 $6,994.68

Atributo de produto Valor do atributo Selecionar atributo
Altera
Categoria de produto: Ferramentas de desenvolvimento de lógica programável IC
Development Kits
FPGA
5SGSMD5K2F40C2N
Marca: Altera
Descrição/Função: Stratix V development kit
Tipo de interface: Ethernet, HSMC, JTAG, QSFP
Tensão de alimentação operacional: 19 V
Tipo de Produto: Programmable Logic IC Development Tools
Série: Stratix V GS Development Kits
Quantidade do pacote de fábrica: 1
Subcategoria: Development Tools
Nome comercial: Stratix V FPGA
Aliases de núm de peça: 979999
Peso unitário: 2.642 kg
Produtos encontrados:
Para mostrar produtos similares, selecione pelo menos uma opção
Selecione pelo menos uma caixa de seleção acima para mostrar produtos similares nesta categoria.
Atributos selecionados: 0

                        
By clicking _Buy_ you agree: (1) you are a product or software
developer or system integrator and (2) the kit is for evaluation
only and not for resale.

Please contact a Mouser Technical Sales Representative for
further information.

5-0217-03

CNHTS:
8543709990
USHTS:
8473301180
TARIC:
8473302000
MXHTS:
8473300499
ECCN:
EAR99

DSP Development Kit, Stratix® V Edition

Altera DSP Development Kit, Stratix® V Edition, is a complete design environment with the hardware and software needed to develop Stratix V GS FPGA designs. The designer can test Altera's optimized variable-precision digital signal processing (DSP) block and develop DSP algorithms in a high-level model-based flow. They can test the signal quality of the FPGA transceiver I/Os (10 Gbps+) and develop and test PCI Express® (PCIe) 3.0 designs. The designer can develop and test memory subsystems consisting of SyncFlash, DDR3, and QDR™II+. This development kit allows for developing and testing SDI with the embedded 75ohm 3G SDI transceivers and developing embedded designs utilizing the Nios® II processor and external memory. A designer can develop and test network designs utilizing Triple Speed Ethernet MegaCore®, external RJ-45 jack, and optical networking designs using the 10Gbps and 40Gbps ethernet MAC MegaCores and the QSFP Optical Interface. Using the Clock Control GUI, a designer can also measure the FPGA's power consumption and control twelve different programmable clock oscillators.