LMK1D210x Low Additive Jitter LVDS Buffer

Texas Instruments LMK1D210x Low Additive Jitter LVDS Buffer distributes two clock inputs (IN0 and IN1) to a total of up to 8 pairs of differential LVDS clock outputs (OUT0, OUT7) with minimum skew for clock distribution. Each buffer block consists of one input and up to 4 LVDS outputs. The inputs can be LVDS, LVPECL, HCSL, CML, or LVCMOS. The LMK1D210x is specifically designed for driving 50Ω transmission lines. In the case of driving the inputs in single-ended mode, the appropriate bias voltage must be applied to the unused negative input pin.

Resultados: 2
Selecionar Imagem Número de peça Fabricante Descrição Ficha técnica Disponibilidade Preços (USD) Filtrar os resultados na tabela por preço unitário baseado na sua quantidade. Qtde RoHS Modelo ECAD Número de saídas Freq. máx. de saída Atraso de propagação - Máx Tipo de saída Caixa / Gabinete Tipo de entrada Frequência de entrada máxima Tensão de alimentação - Mín Tensão de alimentação - Máx Série Temperatura operacional mínima Temperatura operacional máxima
Texas Instruments Buffer de clock Dual bank 4-channel output 1.8-V 2.5-V L LMK1D2104RHDT 2,773Em estoque
Mín.: 1
Mult.: 1
Bobina: 3,000

8 Output 575 ps Differential VQFN-28 3-State 2 GHz 1.71 V 3.465 V LMK1D2104 - 40 C + 105 C
Texas Instruments Buffer de clock Dual bank 4-channel output 1.8-V 2.5-V L LMK1D2104RHDR 155Em estoque
Mín.: 1
Mult.: 1
Bobina: 250

4 Output 2 GHz 575 ps LVDS VQFN-28 HCSL, LP-HCSL, LVCMOS, LVDS, LVPECL 2 GHz 1.71 V 3.465 V LMK1D2104 - 40 C + 105 C